ページを印刷
1,455 在庫有り
さらに必要ですか?
1455 3-4 営業日以内に配達(UK 在庫)
| 数量 | 価格(税込み) |
|---|---|
| 5+ | ¥42.14 (¥46.354) |
| 10+ | ¥25.93 (¥28.523) |
| 100+ | ¥20.43 (¥22.473) |
| 500+ | ¥19.3 (¥21.23) |
| 1000+ | ¥17.35 (¥19.085) |
| 5000+ | ¥16.54 (¥18.194) |
| 10000+ | ¥16.21 (¥17.831) |
価格:各(カットテープで提供)
最小: 5
複数: 5
¥211 (¥232 税込み)
アイテムのメモ
この注文のみ、注文確認書、請求書、発送通知に追加されます。
この番号は、注文確認書、請求書、発送通知書、Web確認メール、商品ラベルに記載されます。
製品情報
メーカー部品番号SN74LVC1G17DRLR
注文コード3121015
チャネル数-
出力 電流-
ロジック タイプシュミット トリガ バッファ
入力 レベル-
ピン 数5ピン
ロジック ケース タイプSOT-553
IC ケース/ パッケージSOT-553
供給電圧 最小値1.65V
供給電圧 最大値5.5V
動作温度 最小値-40°C
動作温度 最大値85°C
製品 範囲-
製品概要
The SN74LVC1G17DRLR is a single Schmitt-trigger Buffer is designed for 1.65 to 5.5V VCC operation. It contains one buffer and performs the boolean function Y = A. The CMOS device has high output drive while maintaining low static power dissipation over a broad Vcc operating range. The device functions as an independent buffer, but because of Schmitt action, it will have different input threshold levels for a positive-going (VT+) and negative-going signals. This device is fully specified for partial-power-down applications using Ioff. The Ioff circuitry disables the outputs, preventing damaging current backflow through the device when it is powered down.
- Ioff Supports live insertion, partial-power-down mode and back-drive protection
- Latch-up performance exceeds 100mA per JESD 78, class II
- Maximum tpd of 4.6ns at 3.3V
- 10μA Maximum low power consumption
- ±24mA Output drive at 3.3V
- Green product and no Sb/Br
技術仕様
チャネル数
-
ロジック タイプ
シュミット トリガ バッファ
ピン 数
5ピン
IC ケース/ パッケージ
SOT-553
供給電圧 最大値
5.5V
動作温度 最大値
85°C
出力 電流
-
入力 レベル
-
ロジック ケース タイプ
SOT-553
供給電圧 最小値
1.65V
動作温度 最小値
-40°C
製品 範囲
-
法律および環境情報
生産国:
最後に重要な製造工程が行われた国生産国:Thailand
最後に重要な製造工程が行われた国
最後に重要な製造工程が行われた国生産国:Thailand
最後に重要な製造工程が行われた国
関税番号:85423990
US ECCN:EAR99
EU ECCN:NLR
RoHS指令 準拠はい
RoHS
RoHS フタル酸エステル 準拠:はい
RoHS
製品コンプライアンス証明書のダウンロード
製品コンプライアンス証明書
重量 (kg):.000033