以下のハイライト表示されたフィールドに入力された値に、無効な文字が含まれています。有効な文字のみを使用して選択内容を変更してください。

製品が検索に完全に一致しない場合があります

この製品を以前に購入しました。 注文履歴で表示

 
 

MICRON MT41K256M16TW-107:P

DRAM, DDR3L, 4 Gbit, 256M x 16ビット, 933 MHz, FBGA, 96 ピン

MICRON MT41K256M16TW-107:P

画像は説明用のイメージです。製品説明をご参照ください。

製造業者:
MICRON MICRON
メーカー 部品番号:
MT41K256M16TW-107:P
ご注文 コード:
3677185
  • 上記のテキストボックスにカスタム品番を入力してください
  • 最多の部品番号が追加されました。
    古い項目を削除して新しい項目を追加する。

保存された品番

Part Number Saved

製品 範囲
-
ECAD / MCAD
Supply Frame Models Link
すべての技術資料を表示する

製品概要

MT41K256M16TW-107:P is a DDR3L SDRAM (1.35V). The double data rate architecture is an 8n-prefetch architecture with an interface designed to transfer two data words per clock cycle at the I/O pins. A single read or write operation for the DDR3 SDRAM effectively consists of a single 8n-bit-wide, four-clock cycle data transfer at the internal DRAM core and eight corresponding n-bit-wide, one-half-clock-cycle data transfers at the I/O pins. The differential data strobe (DQS, DQS#) is transmitted externally, along with data, for use in data capture at the DDR3 SDRAM input receiver. DQS is centre-aligned with data for WRITEs. The read data is transmitted by the DDR3 SDRAM and edge-aligned to the data strobes. The DDR3 SDRAM operates from a differential clock (CK and CK#). The crossing of CK going HIGH and CK# going LOW is referred to as the positive edge of CK. Control, command, and address signals are registered at every positive edge of CK.
  • 256 Meg x 16 configuration, tCK = 1.07ns, CL = 13 speed grade, 1866MT/s data rate
  • 13-13-13 target tRCD-tRP-CL, 13.91ns tRCD, 13.91ns tRP, 13.91ns CL, 8K refresh count
  • 32K (A[14:0]) row address, 8 (BA[2:0]) bank address, 1K (A[9:0]) column address, 2KB page size
  • VDD = VDDQ = 1.35V (1.283 to 1.45V), backward compatible to VDD = VDDQ = 1.5V ±0.075V
  • Supports DDR3L devices to be backward compatible in 1.5V applications
  • Differential bidirectional data strobe, 8n-bit prefetch architecture
  • Differential clock inputs (CK, CK#), 8 internal banks, self refresh mode
  • Nominal and dynamic on-die termination (ODT) for data, strobe, and mask signals
  • Programmable CAS latency, programmable posted CAS additive latency, programmable CAS latency
  • 96 ball FBGA package, commercial operating temperature range from 0 to 95°C

製品情報

類似製品をご覧になられますか? 下記の必要な属性を選択し、ボタンをクリックしてください ×


:
DDR3L

:
0

:
256M x 16ビット

:
933MHz

:
FBGA

:
96ピン

:
1.35V

:
表面実装

:
0°C

:
95°C

:
-

:
0

:
MSL 3 - 168 hours
類似製品を探す 上記の属性を選択、変更することにより、類似製品が検索できます。

技術文書 (1)

860 在庫あり さらに必要ですか?

860 当社 UK 倉庫から 3-4 営業日以内に配達

市場の状況により、納期は一般的な目安であり、都合により急遽変更される場合があります。

¥953.04 ( ¥1,048.34  消費税込み)

価格設定を利用できません。カスタマーサービスにお問い合わせしてください。

価格:
それぞれ
Multiple: 1 最小: 1
  • 1+
  • 10+
  • 25+
  • 50+
  • 100+
  • 250+
  • 500+
数量 価格 (消費税込み) お客様の価格(消費税込み)
 
 
1+ ¥953.04 (¥1,048.34)
プロモーション価格
契約価格
オンライン限定価格
オンライン限定契約価格
  ( )
10+ ¥760.24 (¥836.26)
プロモーション価格
契約価格
オンライン限定価格
オンライン限定契約価格
  ( )
25+ ¥759.15 (¥835.07)
プロモーション価格
契約価格
オンライン限定価格
オンライン限定契約価格
  ( )
50+ ¥758.05 (¥833.86)
プロモーション価格
契約価格
オンライン限定価格
オンライン限定契約価格
  ( )
100+ ¥756.96 (¥832.66)
プロモーション価格
契約価格
オンライン限定価格
オンライン限定契約価格
  ( )
250+ ¥755.86 (¥831.45)
プロモーション価格
契約価格
オンライン限定価格
オンライン限定契約価格
  ( )
500+ ¥754.76 (¥830.24)
プロモーション価格
契約価格
オンライン限定価格
オンライン限定契約価格
  ( )
数量 価格 (消費税込み) お客様の価格(消費税込み)
 
 

価格設定を利用できません。カスタマーサービスにお問い合わせしてください。

No longer stocked:: No Longer Manufactured::
買い物かごに入れる 買い物かごに入れる プレオーダー
追加
制限された品目
行ノートを入力してください
合計金額:
合計金額: ( )
合計金額: --