以下のハイライト表示されたフィールドに入力された値に、無効な文字が含まれています。有効な文字のみを使用して選択内容を変更してください。

製品が検索に完全に一致しない場合があります

この製品を以前に購入しました。 注文履歴で表示

 
 

ALTERA EP3C40Q240C8N

FPGA, Cyclone III, PLL, 128 I/O用, 402 MHz, 1.15 V ~ 1.25 V, QFP-240

ALTERA EP3C40Q240C8N

画像は説明用のイメージです。製品説明をご参照ください。

製造業者:
ALTERA ALTERA
メーカー 部品番号:
EP3C40Q240C8N
ご注文 コード:
1635069
  • 上記のテキストボックスにカスタム品番を入力してください
  • 最多の部品番号が追加されました。
    古い項目を削除して新しい項目を追加する。

保存された品番

Part Number Saved

製品 範囲
-
技術データシート:
EP3C40Q240C8N   データシート
ECAD / MCAD
Supply Frame Models Link
すべての技術資料を表示する

製品概要

The EP3C40Q240C8N is a Cyclone® III FPGA consists of 39600 vertically arranged logic elements (LEs), 1134kb of embedded memory and 126 18 x 18 embedded multipliers. The architecture includes highly efficient interconnect and low-skew clock networks, providing connectivity between logic structures for clock and data signals. The logic and routing core fabric is surrounded by I/O elements (IOEs) and phase-locked loops (PLLs). The low-power Cyclone® III FPGA family is the third generation in the Altera® Cyclone FPGA series. With its unprecedented combination of low power, high functionality, the Cyclone III FPGA family broadens the number of high-volume, cost-sensitive applications that can benefit from an FPGA. The Cyclone III LS variant extends the family with higher density, higher memory, smaller packages and security features to protect your intellectual property (IP).
  • 4 Phase-locked loops
  • 227 Differential channels
  • Hot-socketing operation support
  • Routing architecture optimized for design separation flow with the Quartus® II software
  • Ability to disable external JTAG port
  • Error detection (ED) cycle indicator to core
  • Internal oscillator enables system monitor and health check capabilities
  • High memory-to-logic and multiplier-to-logic ratio
  • High I/O count, low-and mid-range density devices for user I/O constrained applications
  • Remote system upgrade without the aid of an external controller
  • Dedicated cyclical redundancy code checker circuitry to detect single-event upset (SEU) issues

製品情報

類似製品をご覧になられますか? 下記の必要な属性を選択し、ボタンをクリックしてください ×


:
SRAM ベース FPGA

:
39600ロジック セル

:
QFP

:
240ピン

:
8

:
128I/O

:
-

:
表面実装

:
0°C

:
85°C

:
-

:
-

:
0

:
MSL 3 - 168 hours
類似製品を探す 上記の属性を選択、変更することにより、類似製品が検索できます。

技術文書 (1)

在庫修了

市場の状況により、納期は一般的な目安であり、都合により急遽変更される場合があります。

¥35,036.56 ( ¥38,540.22  消費税込み)

価格設定を利用できません。カスタマーサービスにお問い合わせしてください。

価格:
それぞれ
Multiple: 1 最小: 1
  • 1+
数量 価格 (消費税込み) お客様の価格(消費税込み)
 
 
1+ ¥35,036.56 (¥38,540.22)
プロモーション価格
契約価格
オンライン限定価格
オンライン限定契約価格
  ( )
数量 価格 (消費税込み) お客様の価格(消費税込み)
 
 

価格設定を利用できません。カスタマーサービスにお問い合わせしてください。

No longer stocked:: No Longer Manufactured::
買い物かごに入れる 買い物かごに入れる プレオーダー
追加
制限された品目
行ノートを入力してください
合計金額:
合計金額: ( )
合計金額: --