以下のハイライト表示されたフィールドに入力された値に、無効な文字が含まれています。有効な文字のみを使用して選択内容を変更してください。

製品が検索に完全に一致しない場合があります

この製品を以前に購入しました。 注文履歴で表示

 
 

ALLIANCE MEMORY AS4C256M16D4-75BCN

DRAM, DDR4, 4 Gbit, 256M x 16ビット, 1.333 GHz, FBGA, 96 ピン

ALLIANCE MEMORY AS4C256M16D4-75BCN

画像は説明用のイメージです。製品説明をご参照ください。

メーカー 部品番号:
AS4C256M16D4-75BCN
ご注文 コード:
4260989
  • 上記のテキストボックスにカスタム品番を入力してください
  • 最多の部品番号が追加されました。
    古い項目を削除して新しい項目を追加する。

保存された品番

Part Number Saved

製品 範囲
-
ECAD / MCAD
Supply Frame Models Link
すべての技術資料を表示する

製品概要

AS4C256M16D4-75BCN is a 256M x 16bit DDR4 synchronous DRAM (SDRAM). The DDR4 SDRAM is a high-speed dynamic random-access memory internally organized with eight-banks (2 bank groups each with 4 banks). The DDR4 SDRAM uses a 8n prefetch architecture to achieve high-speed operation. The 8n prefetch architecture is combined with an interface designed to transfer two data words per clock cycle at the I/O pins. A single read or write operation for the DDR4 SDRAM consists of a single 8n-bit wide, four clock data transfer at the internal DRAM core and eight corresponding n-bit wide, one-half clock cycle data transfers at the I/O pins. Read and write operation to the DDR4 SDRAM are burst oriented, start at a selected location, and continue for a burst length of eight or a ‘chopped’ burst of four in a programmed sequence. Operation begins with the registration of an activate command, which is then followed by a read or write command.
  • JEDEC standard compliant, supports JEDEC clock jitter specification, auto refresh and self refresh
  • Power supplies: VDD and VDDQ = +1.2V ±0.06V, VPP = +2.5V -0.125V / +0.25V
  • Bidirectional differential data strobe, DQS &DQS#, differential clock, CK and CK#
  • 8 internal banks: 2 groups of 4 banks each, separated IO gating structures by bank group
  • 8n-bit prefetch architecture, precharge and active power down, auto refresh and self refresh
  • Low-power auto self refresh (LPASR), self refresh abort, fine granularity refresh
  • Write levelling, DQ training via MPR, command/address (CA) parity, boundary scan mode
  • Per DRAM addressability (PDA), output driver impedance control, dynamic on-die termination (ODT)
  • ZQ calibration, command/address latency (CAL), asynchronous reset, DLL enable/disable
  • 1333MHz max clock, 96-ball FBGA package, commercial (extended) temperature range from 0 to 95°C

製品情報

類似製品をご覧になられますか? 下記の必要な属性を選択し、ボタンをクリックしてください ×


:
DDR4

:
4Gbit

:
256M x 16ビット

:
1.333GHz

:
FBGA

:
96ピン

:
1.2V

:
表面実装

:
0°C

:
95°C

:
-

類似製品を探す 上記の属性を選択、変更することにより、類似製品が検索できます。

技術文書 (1)

209 在庫あり さらに必要ですか?

209 当社 UK 倉庫から 3-4 営業日以内に配達

市場の状況により、納期は一般的な目安であり、都合により急遽変更される場合があります。

¥1,562.55 (¥1,718.81 消費税込み)

価格設定を利用できません。カスタマーサービスにお問い合わせしてください。

価格:
それぞれ
Multiple: 1 最小: 1
  • 1+
  • 10+
  • 25+
  • 50+
数量 価格 (消費税込み)
1+ ¥1,562.55 (¥1,718.81)
10+ ¥1,449.97 (¥1,594.97)
25+ ¥1,380.92 (¥1,519.01)
50+ ¥1,289.42 (¥1,418.36)
数量 価格 (消費税込み)

価格設定を利用できません。カスタマーサービスにお問い合わせしてください。

No longer stocked:: No Longer Manufactured::
買い物かごに入れる 買い物かごに入れる プレオーダー 制限された品目
行ノートを入力してください
合計金額:
合計金額: ( )
合計金額: --